【名词&注释】
适用范围(scope of application)、低电平(low level)、真值表(truth table)、抗干扰能力(anti-interference ability)、加法器(adder)、CMOS逻辑电路(cmos digital circuit)、触发器。、集电极开路门(oc gate)、发生变化、时钟脉冲CP(clock pulse cp)
[单选题]在函数F=AB+CD的真值表中,F=1的状态共有()个。
A. 2
B. 4
C. 7
D. 16
查看答案&解析
查看所有试题
学习资料:
[单选题]不属于CMOS逻辑电路优点的提法是()。
A. A.输出高低电平理想B.电源适用范围宽C.抗干扰能力强D.电流驱动能力强
[单选题]要使JK触发器的输出Q从1变成0,它的输入信号JK应为();
A. 00
B. 01
C. 10
D. 无法确定
[单选题]主从JK触发器Q的状态是在时钟脉冲CP(clock pulse cp)()发生变化。
A. A.上升沿B.下降沿C.高电平D.低电平
[单选题]集成D/A转换器不可以用来构成()。
A. D.加法器B.程控放大器C.数—模转换D.波形发生电路
[单选题]设计一个能存放8位二进制代码的寄存器,需要()个触发器。
A. A.8B.4C.3D.2
[单选题]在下列器件中,不属于PLD的器件是()。
A. A.PROMB.EPROMC.SRAMD.PLA
[多选题]集电极开路门(oc gate)的英文缩写为OC门,工作时必须外加()。
A. A.电源B.负载C.驱动电路D.下拉电阻
[多选题]逻辑器件()属于用户定制电路。
A. A.GALB.逻辑门C.PROMD.PLA
本文链接:https://www.51bdks.net/show/n6907.html