必典考网

下列触发器抗干扰能力较差的触发器是()。

  • 下载次数:
  • 支持语言:
  • 1628
  • 中文简体
  • 文件类型:
  • 支持平台:
  • pdf文档
  • PC/手机
  • 【名词&注释】

    集成电路(integrated circuit)、抗干扰能力(anti-interference ability)、表达式、逻辑设计(logic design)、D触发器(d flip-flop)、寄存器(register)、JK触发器(jk flip-flop)、RS触发器(rs trigger)

  • [多选题]下列触发器抗干扰能力较差的触发器是()。

  • A. A.基本RS触发器(rs trigger)B.同步D触发器C.主从JK触发器(jk flip-flop)D.维持-阻塞D触发器

  • 查看答案&解析 查看所有试题
  • 学习资料:
  • [单选题]三态寄存器(register)的()信号无效时,寄存器(register)输出为高阻状态。
  • A. A.异步清零B.输入使能C.CPD.输出使能

  • [单选题]改变()之值不会影响555构成单稳态触发器的定时时间tw。
  • A. A.电阻RB.电容CC.C-U端电位D.电源VCC

  • [单选题]用PLA进行逻辑设计时,应将逻辑函数表达式变换成()式。
  • A. A.与非与非B.异或C.最简与或D.最简或与

  • [多选题]下列器件属于CMOS集成电路的是()。
  • A. A.CD4511B.CD4017C.74LS373D.74HC373

  • 本文链接:https://www.51bdks.net/show/k6kwz9.html
  • 推荐阅读

    @2019-2025 必典考网 www.51bdks.net 蜀ICP备2021000628号 川公网安备 51012202001360号