查看所有试题
- 存储器采用单体单字,还是多体交叉并行存取,对系统结构设计是透明的。IBM370系统中断响应优先级级别最低的是()正确#
错误机器校验中断
外中断
I/O中断
重新启动中断#
- 互连函数表示互连网络的出端号和入端号的一一对应关系,其表示方法有输入输出对应表示法、()、函数表示法。循环表示法
- 不同的多级互连网络反映在所用的交换开关的功能多少、()和()上各有不同。多处理机主要实现的是()拓扑结构;控制方式A.指令级并行B.任务级并行C.操作级并行D.操作步骤的并行
- 多处理机的操作系统有主从型、()型和()型3种。程序员编写程序时使用的地址是()。计算机系统结构不包括()各自独立;浮动主存地址
逻辑地址#
物理地址
有效地址主存速度#
机器工作状态
信息保护
数据表示
- 从对执行程序或指令的控制方式上,将计算机系统分为由控制驱动的控制流方式,由数据驱动的()流方式,按()驱动的归约方式和按模式驱动的匹配方式。16个处理器编号为0~15,采用PM2+3单级网络互连,与13号处理器相连的处
- ()型操作系统适合于工作负荷固定、处理机之间功能差异较大的异构型多处理机。主从
- 0~7共8个处理单元经Cube2+Cube0互连,第7号处理单元将连至第()号处理单元。不属于堆栈型替换算法的是()。2近期最少算法
近期最久未用法
先进先出法#
页面失效频率法
- 级控制多级立方体网络能实现()函数的功能。采用组相联映像的Cache存储器,地址变换可用的方法是()。交换目录表法#
比较对法
页表法
堆栈法
- 紧耦合多处理机实现多处理机机间通信靠的是共享()。CISC结构处理器以()为中心。主存A、运算器
B、存储器
C、微程序控制器#
D、硬连线控制器
- 多处理机机间互连一般有总线、环形互连、()、()和开关枢纽等几种方式。交叉开关;多端口存储器
- 0~15共16个处理单元用单级PM2-3互连网络连接,第5号处理单元将连至第()号处理单元。计算机系统多级层次中,从下层到上层,各级相对顺序正确的应当是()13汇编语言机器级,操作系统机器级,高级语言机器级
微程序机器级
- 系统是否设浮点运算指令,对计算机系统结构是透明的。正确#
错误
- SIMD立方体多级互连网络中,第i级的所有开关用i+1个控制信号控制,称此为()控制。Pentium处理器在结构上采用了()。部分级A.超标量结构B.超长指令字结构C.超级流水线结构D.超标量超流水结构#
- 在多处理机上,有效计算的执行时间E与处理机机间的通讯辅助开销时间C的比值较小时,任务宜采用()粒度。IBM370系统中断响应优先级级别最高的是()目前计算机中常用的数据不包含哪种类型?()粗A.程序性中断B.重新启
- 多处理机有()和()两种基本构型。紧耦合;松耦合
- 多处理机可以有同构型、异构型和()型3种。经多级网络串联来实现全排列网络,只能用()。分布多级立方体网络
多级PM2I网络
多级混洗交换网络
上述任何网络#
- 多处理机的程序段指令之间既有“先读后写”相关,又有“先写后读”相关,并且以交换数据为目的,则它们必须()且读写要()。并行;完全同步
- 64个节点的单级立方体循环互连网络,最多循环通过()次,可实现将任意一个处理单元信息传送到另外任意一个处理单元中。系列机软件应做到()。6向前兼容,并向上兼容
向后兼容,力争向上兼容#
向前兼容,并向下兼容
向后
- 在计算机中,衡量互连网络性能好坏的主要因素是它的连接度、延时性、()、可靠性和成本。带宽
- 现代计算机中,流水线按处理级别可分为三级:操作部件级、指令级和()。处理机级
- “一次重叠”解释,当第K条指令的结果数地址与第K+1条指令的源数地址一样时,称发生了()相关。采用组相联映像的Cache存储器,为提高其等效性访问速度应()。先写后读的操作数A.增大主存容量(Cache大小不变)B.增加Cac
- “一次重叠”解释时,第K+1条指令需等第K条指令执行后才能形成,称此时发生了()相关。指令
- 提高计算机系统并行性的主要途径有时间重叠、()和()。资源重复;资源共享
- 衡量流水线处理机的性能主要是吞吐率、加速比和()。效率
- 操作级并行的阵列机,按指令流、数据流及其多倍性划分属()类型的计算机。SIMD
- 始终只让第K+1条指令的“分析”与第K条指令的“执行”在时间上重叠的方式称为()。虚拟存储器常用的地址映象方式是()。一次重叠全相连#
段相连
组相连
直接
- 开发并行性是为了并行处理,并行性又包括有()和并发性二重含义。静态互连网络中常见的二维网有()。同时A.线性阵列结构B.环形网C.立方体网D.超立方体网
- 阵列机开发并行性的途径是(),是利用并行性中的()性。资源重复;同时
- 从计算机处理数据的并行性来看,从低到高的并行性等级,可有位串字串、位并字串、()和全并行。位片串字并
- 沿资源重复技术途径发展的同构型多处理机的典型结构代表是()处理机。在IEEE754标准中,浮点数的表示采用扩展双精度格式是()位。并行(阵列)64#
32
16
128
- 从计算机执行程序的并行性看,由低到高的并行性等级可分为()、指令之间、任务或进程间和程序间四级。Pentium的一个很重要的特点是它具有在硬件上分开的()条整数执行流水线。指令内部A.1B.2C.3D.4
- 流水线消除速度瓶颈的方法有()和瓶颈子过程多套并联两种。Cydrome公司的Cydra5计算机属于()。经3级立方体网络对0~7八个端子(01234567)进行排列,当进行模4移2变换后,得到的这八个端子新的排列应当是()。瓶颈
- 沿时间重叠技术途径发展的异构型多处理机的典型结构代表是()处理机。组相联映像、LRU替换的Cache存储器,不影响Cache命中率的是()。经多级网络串联来实现全排列网络,只能用()。流水线A.增加Cache中的块数B.增大
- 流水的向下扩展是指将子过程(),以进一步提高吞吐率。IBM360/91属于()。进一步再细分A.向量流水机B.标量流水机C.阵列流水机D.并行流水机
- 设备要求通道的最大流量应是其所挂各子通道实际最大流量的()。和
- 指令的编码方法通常有三种:正交法、()、混合法。整体法
- 为同时解释相邻两条或多条指令,常用的控制方式是()和()。重叠;流水
- 计算机中指令最普通的格式为操作码和()。采用组相联映像的Cache存储器,为提高其等效性访问速度应()。操作数A.增大主存容量(Cache大小不变)B.增加Cache的块数(块的大小不变)C.减小组的大小(块的大小不变)D.
- 把指令和数据中的逻辑地址转化为主存物理地址的程序定位方式包括()、静态定位方式和动态定位方式。直接
- 解决重叠和流水中的操作数相关,主要包括推后法和设置()法两种基本方法。相关专用通路