查看所有试题
- 属计算机系统结构考虑的应是()主存采用MOS还是TTL
主存采用多体交叉还是单体
主存容量和编址方式#
主存频宽的确定
- 采用组相连映象的Cache存储器,地址变换可用的方法是()。块冲突概率最高的Cache地址映像方式是()。目录表法
比较对法
页表法#
堆栈法A.段相联B.组相联C.直接相联D.全相联
- 存储器的层次结构中,“Cache-主存”层次是为了弥补主存()的不足,“主存-辅存”层次是为了弥补主存()的不足。速度;容量
- 要保证数据相关的指令之间的执行顺序关系,消除相关指令的重叠执行,在硬件上可以采用()机制。互锁
- 循环展开是展开循环体若干次,将循环级并行转化为指令级并行的技术。这个过程既可以通过()静态完成,也可以通过()动态进行。编译器;动态
- 多端口存储器适合于连接()。在IEEE754标准中,浮点数的表示采用扩展双精度格式是()位。机数可变的多处理机
机数很多的多处理机
紧耦合多处理机#
松耦合多处理机64#
32
16
128
- 循环展开和指令调度时要注意使用(),尽可能减少循环控制中的()指令和()指令。不同的寄存器;测试;分支
- 在开发循环级并行的各种技术中,最基本的技术有()技术、()技术和换名技术。主存出错引起的中断是()指令调度;循环展开A.访管中断B.外中断C.机器校验中断D.程序性中断
- 基本流水线调度是要克服流水线中数据相关中的()相关引起的停顿;循环展开是要克服流水线中()相关引起的停顿。写后读;控制相关
- 指令级并行研究的重点之一,是开发()中存在的并行性。循环体
- 指令级并行研究的重点之一,是开发循环体中存在的并行性。循环体中指令之间的并行性称为()。循环级并行性
- 对于CRAY-1向量处理机,考虑数据访问的方式,可分为4种指令,第一种指令是从向量寄存器中每拍从Vi和Vj块取得一对元素送入(),第2种指令和第1种指令的差别只在于它的一个操作数取自(),第3和4种指令是控制存储器与()
- 在向量处理的链接技术中,向量链接要保证无()使用冲突和无()使用冲突。向量寄存器;向量功能部件
- 在向量处理机中,所谓Vi冲突,指的是并行工作的各向量指令的()和()的Vi有相同的。在共享主存的多处理机系统中,为减少访主存冲突,采用的方式一般是()源向量;结果向量并行多体交叉主存系统#
虚拟存储器
共享Cache
- 提高向量处理机性能的主要技术有()和()。Cydrome公司的Cydra5计算机属于()。链接技术;向量循环或分段开采技术A.超级标量处理机B.超长指令字处理机C.超级流水线计算机D.超标量超流水计算机
- 不同的多级互联网络反映在()上各有不同。与流水线最大吞吐率高低有关的是()。所用的交换开关的功能多少#
拓扑结构#
控制方式#
结点数目#各个子过程的时间
最快子过程的时间
最慢子过程的时间#
最后子过程的时间
- 对于标量处理机,可以用()来衡量机器的运算速度,而对于向量处理机,则要用()来作为机器运算速度的单位。这两个运算速度单位不能直接相比。每秒执行多少指令(MIPS);每秒取得多少个浮点运算结果(MFLOPS)
- 在CRAY-1向量机中,向量寄存器组的容量为()个字,分成()块,每块存放一个向量。“从中间开始”设计的“中间”目前多数是在()512;8A.传统机器语言级与操作系统机器级之间B.传统机器语言级与微程序机器级之间C.微程序
- 在向量处理机中,垂直处理方式的处理机流水线运算部件的输入、输出端都与()相连,分组处理方式的处理机流水线运算部件的输入、输出端都与()相连。互连网络中频宽的单位采用()。存储器;向量寄存器Mbit/S#
Mbit
M
- 对于寄存器-寄存器型的向量流水处理机,要求有容量足够大的向量寄存器组。它们不但能存放源向量,而且能保留中间结果,从而大大减少(),此外,可以降低(),从而提高处理速度。在IEEE754标准中,浮点数的表示采用单精度
- 在向理处理机中,对向量数据的处理方式有3种,()、()和分组处理方式。最能确保提高虚拟存贮器访主存的命中率的改进途径是()。水平处理方式;垂直处理方式A.增大辅存容量B.采用FIFO替换算法并增大页面C.改用LRU替
- 在向理处理机中,对向量数据的处理方式有3种,横向处理方式、()和()。信息按整数边界存储的主要优点是()纵向处理方式;纵横处理方式访存速度快#
节约主存单元
指令字的规整化
指令的优化
- MIPSR4000整型流水线是一种()流水线,共分为()段数据通路出错引起的中断是()在计算机中程序定位方式不包括以下哪一种方式?()多功能线性;8机器校验中断#
访管中断
外中断
程序性中断直接定位方式
间接定位方
- MIPSR4000整型流水线共有()段,和DLX流水线不同,R4000特别考虑了流水访问()的操作。8;存储器
- 在DLX流水线上执行分支指令时,PC值有两种可能的变化情况。一种是();另一种是()。PC值改变为分支转移的目标地址;PC值保持正常(等于当前值加4)
- 如果一条分支指令将PC值改变为分支转移的(),那么我们称分支转移“成功”,如果()PC值保持正常,我们称分支转移“失败”。目标地址;分支转移条件不成立
- 考虑两条指令i和j,假设i先进入流水线,由此可能带来数据相关。j的执行要用到i的计算结果,在i写入之前,j先去读,j读出的内容是错误的,这种数据相关为()相关。j可能在i读取某个源寄存器的内容之前就先对该寄存器进行写
- 数据相关可分为3类()相关、()相关和写后写相关。在DLX流水线中,可能发生的数据相关是()相关。程序员编写程序时,使用的访存地址是()写后读;读后写;写后读A.主存地址
B.逻辑地址#
C.物理地址
D.有效地址
- 当硬件资源满足不了同时重叠执行的指令的要求,而发生资源冲突时,就发生了()相关。当一条指令需要用到前面某条指令的结果,从而不能重叠执行时,就发生了()相关。与全相联映像相比,组相联映像的优点是()以下说法
- 有时流水线设计者允许结构相关存在的两个主要原因,一是为了减少(),二是为了减少()。硬件开销;功能单元的延迟
- 页面替换算法主要考虑的因素有()计算机系统多级层次中,从下层到上层,各级相对顺序正确的应当是()与流水线最大吞吐率高低有关的是()。高的主存命中率#
便于实现#
软件成本低#
硬件成本低#汇编语言机器级,操作系
- 磁盘外部设备适合于连接()A.数组多路通道或选择通道B.字节多路通道或选择通道C.数组多路通道或字节多路通道D.任意一种通道#
- 一般说来,流水线中的相关主要分为以下3种类型()、()和控制相关。虚拟存储器主要是为了()结构相关;数据相关扩大存储系统的容量#
提高存储系统的速度
扩大存储系统的容量和提高存储系统的速度
便于程序的访存操
- 一般说来,流水线中的相关主要分为以下3种类型:结构相关、()和()。数据相关;控制相关
- 流水线的额外开销对其性能也有较大影响。流水线的额外开销包括()和()。这些额外开销加长了流水线的时钟周期时间。在IBM370系统中,当用户程序需调用外设进行输入输出时会发生()流水线寄存器的延迟;时钟扭曲访
- 效率是指流水线的设备利用率。由于流水线有()和(),所以流水线的各段并不是一直满负荷地工作。故:效率总是小于1。不需要编址的数据存储空间是()主存出错引起的中断是()Pentium的一个很重要的特点是它具有在
- 基于单周期实现提高程序执行速度需要(),而基于多周期实现提高速度可采用()技术。重复设置指令执行功能部件;流水
- 不需要编址的数据存储空间是()信息按整数边界存储的主要优点是()CPU中的通用寄存器
主存储器
I/O接口中的寄存器
堆栈#访存速度快#
节约主存单元
指令字的规整化
指令的优化
- ()是指单位时间内流水线所完成的任务数或输出结果的数量。加速比是指流水线的速度与()的速度之比。Omega网络采用()。吞吐率;等功能非流水线A.二功能交换单元,单元控制B.四功能交换单元,单元控制C.二功能交换
- 基于时钟周期时间和CPI的折中取舍考虑,指令的实现有两种方式()实现和()实现。单周期;多周期