查看所有试题
- n维超立方体单级互连网络中的节点数为n。IBM370系统中断响应优先级级别最高的是()正确#
错误A.程序性中断B.重新启动中断C.紧急机器校验中断D.输入输出中断
- MIPS和MFLOPS是计算机性能衡量的两个可靠指标。信息按整数边界存储的主要优点是()正确#
错误访存速度快#
节约主存单元
指令字的规整化
指令的优化
- 可以用典型程序来设计和优化指令集。正确#
错误
- RISC结构的机器性能一定要比CISC结构的机器性能高。正确#
错误
- 多处理机系统中的素数模低位交叉存储器可以避免所有访存冲突。多处理机机间互连一般有()等几种形式。在计算机中程序定位方式不包括以下哪一种方式?()对机器语言程序员透明的是()。正确#
错误总线#
环行互连#
- 平均每条指令的执行周期数(CPI)与程序无关。正确#
错误
- 增加流水线的级数总可以增加流水线的性能。在配置有通道的计算机系统中,用户程序需要输入输出时,引起的中断是()支持动态地址再定位的寻址方式是()。推出系列机的新机器,不能更改的是()正确#
错误访管中断#
I/O
- 在向量处理机中,链接只能在顺序的Convoy(向量指令并行集)之间进行。正确#
错误
- 降低Cache命中时间的措施有()和()平均码长最短的编码是()用循环表示PM2-1的互连函数,应该是()。采用容量小、结构简单的Cache;将写操作流水化以加快写命中定长编码
哈夫曼编码#
扩展编码
需要根据编码使用的
- MIPS是测量计算机性能的一致性指标。正确#
错误
- 部件的可靠性通常可以用平均无故障时间来衡量。正确#
错误
- CPU性能公式中指令条数(IC)与指令集格式和编译器有关。正确#
错误
- 执行时间不是唯一的性能指标,但它是最普遍的性能表示形式。正确#
错误
- 磁盘访问时间=()+旋转时间+传输时间+控制器时间寻道时间
- DLX流水线避免控制相关的方法有()、()、()。把分支目标地址和条件的计算移到译码段进行;采用预测分支失败机制;采用延迟分支机制
- 主存的主要性能指标是()和()。流水机器对全局性相关的处理不包括()。延迟;带宽A.猜测法B.提前形成条件码C.加快短循环程序的执行D.设置相关专用通路
- 容量为128KB的8路组相联Cache命中时间为1.14ns,失效率为0.6%,失效开销为50ns,则其平均访存时间为()。1.44
- 评价存储系统性能时,CPU时间=IC×[CPIexe+()]×时钟周期时间每条指令的平均存储器停顿周期数
- 两级cache的应使第一级Cache容量(),速度(),使第二级Cache容量()。最能确保提高虚拟存储器访问主存的命中率的改进途径是()。小;快;大A.增大辅存容量B.采用FIFO替换算法并增大页面C.改用LRU替换算法并增大页
- 减小冲突失效的方法是()。提高相联度
- 减小容量失效方法是()。在系统结构设计中,提高软件功能实现的比例会()推出系列机的新机器,不能更改的是()Cache存储器常用的地址映像方式是()。增加容量A.提高解题速度B.减少所需要的存储容量C.提高系统的灵
- 通信延迟=发送开销+()+()+接收开销。跨越时间;传输延迟
- ()是维护多个处理器一致性的协议。Cache一致性协议
- 减小强制性失效的方法有()。增加块大小,预取
- 伪相联cache相对于组相联cache的缺点是:具有()。Cache的容量对命中率的影响,以下说法正确的是()。CRAY-1向量处理机要实现指令间链接,必须满足下列条件中的()。多种命中时间A.Cache容量越大,命中率随容量的增
- 改进Cache的性能的三种途径是()。降低失效率、减少失效开销、减少Cache命中时间
- m段流水线每段时间均为△t,则执行n个任务的实际加速比=()m/(1+(m-1)/n)
- ()是指从事件开始到结束之间的时间。响应时间
- 当流水线中数据和指令存在同一存储器中时,访存指令会引起存储器访问冲突,这种冲突是因为()相关引起的。结构
- 评价cache系统速度快慢的指标是()。用单级网循环表示Cube0立方体单级网为()。平均访问时间A.(01)(23)(45)(67)B.(02)(13)(46)(57)C.(04)(15)(26)(37)D.(06)(24)(13)(57)#
- ()以响应时间为标准评价计算机性能。用户
- ()以吞吐率为标准评价计算机性能。用于虚拟存储器页面替换,且为堆栈型的算法是()。多道程序系统随机法
相联目录表法
比较对法
近期最久未使用法#
- m段流水线每段时间均为△t,则执行n个任务的效率=()。在计算机系统设计中,比较好的方法是()。1/(1+(m-1)/n)从上向下设计
从下向上设计
从两头向中间设计
从中间开始向上、向下设计#
- 假设流水线各段时间不等,第i段时间为△ti,则最大吞吐率=()。对汇编语言程序员透明的是()Pentium处理器在结构上采用了()。1/max{△ti}I/O方式中的DMA访问方式#
浮点数据表示
访问方式保护
D程序性中断A.超标量结
- 多级存储层次是利用()来设计的。多处理机实现的是()间的并行。程序局部性原理工作
进程
作业#
任务#
- 假设某程序中Load指令占26%,Store指令占9%,则写操作在所有访存操作中所占 的比例为(),写操作在访问数据Cache操作中所占的比例为()。7%;25%
- m段流水线每段时间均为△t,则最大效率趋近于()。1
- ()指在单位时间内所能完成的工作量(任务)。平均码长最短的编码是()吞吐率定长编码
哈夫曼编码#
扩展编码
需要根据编码使用的频度计算平均码长后确定
- m段流水线每段时间均为△t,则最大加速比=()。m
- 假设m段流水线各段的时间相等,均为△t,则执行n个任务的实际吞吐率=n/(m())。△t+(n-1)△t