查看所有试题
- MAXPLUSII中编译VHDL源程序时要求()。下面哪一个可以用作VHDL中的合法的实体名()。下面哪一个是VHDL中的波形编辑文件的后缀名()。下面既是并行语句又是串行语句的是()。下列4个VHDL标识符中正确的是:()。
- 关于1987标准的VHDL语言中,标识符描述正确的是()。变量是局部量可以写在()。正确给变量X赋值的语句是()。在VHDL中,方式有“输出速度快、难以有效控制非法状态出现”这个特点。()综合是EDA设计流程的关键步骤,
- 关于VHDL数据类型,正确的是()。可以不必声明而直接引用的数据类型是()。不属于顺序语句的是()。正确给变量X赋值的语句是()。MAX+PLUSII的设计文件不能直接保存在()。下列那个流程是正确的基于EDA软件的FPG
- 数据类型为integer,数据范围0to127,下面哪个赋值语句是正确的。()。在VHDL中,可以用语句()表示检测clock下降沿。在VHDL中,在下面对综合的描述中,()是错误的。144个#
84个
15个
不确定idata:=32
idata<=16#
- 正确的是()。STD_LOGIG_1164中字符H定义的是()。EDA的中文含义是()。下列标识符中,()是不合法的标识符。下列关于信号的说法不正确的是()。综合是EDA设计流程的关键步骤,但不涉及实现该功能块的具体电路的I
- 不属于顺序语句的是()。EDA的中文含义是()。MAXPLUSII不支持的输入方式是()。电子系统设计优化,主要考虑提高资源利用率减少功耗(即面积优化)及提高运行速度(即速度优化),下列方法()不属于面积优化。在VH
- 描述项目具有逻辑功能的是()。VHDL语言中变量定义的位置是()。STD_LOGIG_1164中字符H定义的是()。MAXPLUSII不支持的输入方式是()。对于信号和变量的说法,可以用语句()表示检测clock下降沿。在VHD、L语言中
- EPF10K20TC144-4具有多少个管脚()。在一个VHDL设计中Idata是一个信号,试指出下面那个赋值语句是错误的。()。下列关于CASE语句的说法不正确的是()。在VHDL的FOR_LOOP语句中的循环变量是一个临时变量,不正确的是
- 如果a=1,否则则是非法的。在EDA工具中,其综合结果可实现()。左侧舌下神经周围性瘫痪表现为()。对利用原理图输入设计方法进行数字电路系统设计,下面说法是不正确的()0#
1
2
不确定仿真器
综合器#
适配器
下载器
- 则逻辑表达式(aANDb)OR(NOTbANDa)的值是()。在一个VHDL设计中idata是一个信号,数据范围0to127,条件句中的“=>”不是操作符号,它只相当与()作用。下面哪一个可以用作VHDL中的合法的实体名()。下列关于变量
- 1987标准的VHDL语言对大小写是()。下面数据中属于实数的是()。可以不必声明而直接引用的数据类型是()。在VHDL中,PROCESS结构内部是由()语句组成的。在元件例化语句中,用()符号实现名称映射,将例化元件端口
- 个项目的输入输出端口是定义在()。描述项目具有逻辑功能的是()。正确给变量X赋值的语句是()。下面哪一个可以用作VHDL中的合法的实体名()。在VHDL中,应该使用()符号。IP核在EDA技术和开发中占有很重要的地
- 能将硬件描述语言转换为硬件电路的重要工具软件称为。VHDL中,一个设计实体可以拥有一个或多个()。IP核在EDA技术和开发中具有十分重要的地位提供用VHDL等硬件描述语言描述的功能块,()是错误的。在VHD、L语言中,对
- 描述项目具有逻辑功能的是()。符合1987VHDL标准的标识符是()。STD_LOGIG_1164中定义的高阻是字符()。MAX+PLUSII的设计文件不能直接保存在()。下列那个流程是正确的基于EDA软件的FPGA/CPLD设计流程:()。在
- 下面数据中属于位矢量的是()。MAXPLUSII不支持的输入方式是()。下列那个流程是正确的基于EDA软件的FPGA/CPLD设计流程:()。VHDL中,为目标变量赋值符号是()。下面哪一个是VHDL中的波形编辑文件的后缀名()。
- 符合1987VHDL标准的标识符是()。下面数据中属于位矢量的是()。STD_LOGIG_1164中定义的高阻是字符()。正确给变量X赋值的语句是()。在VHDL的FOR_LOOP语句中的循环变量是一个临时变量,属于LOOP语句的局部量,(
- VHDL运算符优先级的说法正确的是()。MAX+PLUSII的设计文件不能直接保存在()。下列语句中,不属于并行语句的是:()。在VHDL中()不能将信息带出对它定义的当前设计单元。不完整的IF语句,其综合结果可实现()。
- 1987标准的VHDL语言对大小写是()。下面数据中属于实数的是()。使用STD_LOGIG_1164使用的数据类型时()。MAXPLUSII不支持的输入方式是()。在MAX+PLUSII集成环境下为图形文件产生一个元件符号的主要作用是()
- 关键字ARCHITECTURE定义的是。1987标准的VHDL语言对大小写是()。下面数据中属于位矢量的是()。EPF10K20TC144-4具有多少个管脚()。在VHDL语言中,下列对进程(PROCESS)语句的语句结构及语法规则的描述中,不正确
- 下列对进程(PROC、ESS)语句的语句结构及语法规则的描述中,不正确的是()VHDL语言共支持四种常用库,其中哪种库是用户的VHDL设计现行工作库()。对利用原理图输入设计方法进行数字电路系统设计,下面说法是不正确的
- 个项目的输入输出端口是定义在()。VHDL运算符优先级的说法正确的是()。正确给变量X赋值的语句是()。EDA的中文含义是()。EPF10K20TC144-4具有多少个管脚()。下列语句中,不属于并行语句的是:()。VHDL常用
- 数据类型为std_logic_vector,能将硬件描述语言转换为硬件电路的重要工具软件称为。下列关于变量的说法正确的是()。下列标识符中,()是不合法的标识符。在VHD、L语言中,下列对进程(PROC、ESS)语句的语句结构及语