查看所有试题
- 在逻辑代数中的变量称为逻辑变量,用字母A、B、C、…表示,逻辑变量只有()两种取值。以下四种转换器,()是A/D转换器且转换速度最高。下列元件是单极性元件的有()。下列器件中,()属于组合逻辑电路。既克服了空翻
- 在数字系统中,表示机器数的方法很多,目前常用的有()。维持阻塞型D触发器的状态由CP()时D的状态决定。以下可编程逻辑器件中,集成密度最高的是()。下列元件具有开关特性的是()。以下各电路中,()是无稳态电路
- 十进制的二进制编码简称BCD码,BCD码一般分为()两种。利用2个74LSl38和1个非门,可以扩展得到1个()线译码器。顺序加工控制系统的控制时序可用()电路实现。边沿式D触发器是一种()稳态电路。下列表达式符合同或
- 它们输出全为高电平时,测得5V电源端的电流为8mA,输出全为0时,测得5v电源端的电流为16mA,该TTL与非门的功耗为()mW。如果把触发器的JK输入端接到一起,该触发器就转换成()触发器。555集成定时器构成的单稳态触发器,
- 逻辑函数的表示方法中具有唯一性的是()。常见的译码器有哪几种。()既克服了空翻现象,又无一次变化问题的常用集成触发器有()。A.真值表B.表达式C.逻辑图D.卡诺图#A.变量译码器B.优先译码器C.码制变换译码器D.显
- 一个既有小数部分又有整数部分的数在数字系统中有()两种表示方法。改变()值,不会改变555构成的多谐振荡器电路的振荡频率。回差是()电路的主要特性参数。与TTL电路相比,CMOS电路的特点是()下列器件有多个输出
- 数字电路中的1和0可以代表()。电源电压VDD为10V的CMOS集成模拟开关可按通幅度为()的信号。同步RS触发器的两个输入信号RS为00,要使它的输出从0变成1,它的RS应为()。在TTL集成与非门中,多发射极晶体管T1的主要作
- 基数R=8的数制为八进制,下列数码属于八进制数的数码是()。当发射结和集电结均正偏时,三极管工作在()状态。在下列功能表示方法中,不适合用于表示时序逻辑电路功能的是()时序逻辑电路分为同步时序逻辑电路和异
- 下列选项()属于卡诺图化圈的原则。在对频率稳定性要求高的场合,普遍采用()振荡器。已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为()。石英晶体振荡器的突出优点是()。组合逻辑电路中输入信号的变
- 格雷码的优点是()。异步计数器设计时,比同步计数器设计多增加的设计步骤是()。10位二进制D/A转换器的分辨率是()。边沿结构的集成触发器包括().在下列功能表示方法中,不适合用于表示时序逻辑电路功能的是(
- 下列表达式符合或运算的运算规律是()。三态寄存器的()信号无效时,寄存器输出为高阻状态。半导体中有两种载流子,分别是()。只考虑本位数而不考虑低位来的进位的器件称为()。在8位D/A转换器中,其分辨率是()
- 数制实际上指的是数的进位制,下列哪些属于数制的种类。()。数字系统中,能自行产生矩形波的电路是()。双极性集成电路包括。()A.二进制B.BCD码C.十进制D.十六进制#A.施密特触发器B.单稳态触发器C.多谐振荡器D.集
- BCD码分为有权码和无权码两种,下列编码属于有权码的是()。555集成定时器构成的施密特触发器,当电源电压为15V时,其回差电压⊿UT值为()。两模数分别为M1和M2的计数器串接而构成的计数器,其总模数为()。下列触发器
- BCD码是用于表示十进制数的二进制代码,常见的BCD码有()。门电路输人端对地所接电阻R≤ROF时.相当于此端()。回差是()电路的主要特性参数。8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。可
- 在()端加可变电压,可使555多谐振蔼器输出调频波。能把缓变输入信号转换成矩形波的电路是()。TTL集成门电路的结构框图中不包含下列哪一项()。A.OUTB.RDC.C—UD.GND单稳态触发器
多谐振荡器
施密特触发器#
边沿触
- 半导体数码管的每个显示线段都是由()构成的。直接比较型ADC是将输入的模拟信号直接与参考电压比较,进而转换为输出的数字量,属于直接比较型的有()。A.灯丝B.发光二极管C.发光三极管D.熔丝A.并行比较型B.反馈比较
- 基数R=16的数制为十六进制,十六进制有()等十六个数码。改变()之值不会影响555构成单稳态触发器的定时时间tw。程序控制中,常用()电路作定时器。在下列器件中,不属于PLD的器件是()。多谐振荡器可以产生()。
- 逻辑代数的反演规则是指将函数L中(),就可以得到L的反函数在各种显示器件中,()的功耗是最小的。TTL与非门的电路图中,当输入端A、B都为高电平时,A点的电压值为()。时序逻辑电路的设计过程中除了有建立最原始的状
- 下列表达式符合与运算的逻辑规律是()。下列门电路工作速度最快的一种是()。能把缓变输入信号转换成矩形波的电路是()。半导体三极管用作开关元件时工作在哪两个区域()集成触发器有()3种结构。既克服了空翻
- TTL与非门由()三部分组成。高密度可编程逻辑器件通常集成规模大于()门。逐次逼近型A/D转换器转换时间大约在()的范围内。PLD开发系统需要有()。A.输入级B.输出级C.放大级D.中间级#A.100B.1000C.10000D.10000
- 数制是人们对数量计算的一种统计规则,在数字系统中,广泛采用的是()。顺序加工控制系统的控制时序可用()电路实现。在二进制译码器中,若输入有4位代码,则输出有()信号。设计模值为36的计数器至少需要()级触发
- 如果把触发器的JK输入端接到一起,该触发器就转换成()触发器。555构成的多谐振荡器电路中、当R1=R2时,欲使输出占空比约为50%,最简单的办法是()。要对—用户电路板上的3片在系统可编程芯片编程,你认为最好的方法是
- 三态门的输出端状态包括()。多路数据选择器MUX的输入信号可以是()。555构成的多谐振荡器中,还可通过改变()端电压值使振荡周期改变。与倒T形电阻网络DAC相比,权电流网络D/A转换器的要优点是消除了()对转换精
- 集成电路的逻辑功能一般可用()等方式来表示。把模拟量转换成为相应数字量的转换器件称为()。在8位D/A转换器中,其分辨率是()。存储6位二进制信息要()个触发器。不存在约束条件的触发器是()。下列触发器具
- 对数字信号描述正确的有()。已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3作进位,其地址输入(选择控制输入)端有几个()。下列表达式符合异或逻辑的运算规律的是()。译码是编码的逆过程,译码器的输出可
- 把构成门电路的基本元件制作在一小片半导体芯片上,就构成集成电路,根据制造工艺的不同,把数字集成电路分为哪两种。()如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于10mV,最少应选用()
- 分立元件门电路于集成门电路相比具有哪些缺点。()如需要判断两个二进制数的大小或相等,可以使用()电路。以下各电路中,()可以产生脉冲定时。集成电路的外部特性包括电路的逻辑功能和电气特性,其中电气特性主包
- 下面对TTL和CMOS集成电路描述错误的是()。10—4线优先编码器允许同时输入()路编码信号。改变()值,不会改变555构成的多谐振荡器电路的振荡频率。A.TTL集成门电路的电源电压比CMOS集成门电路的电源电压范围宽。B.
- 按集成度的不同可以把集成电路分为(),基本置RS触发器的输入直接控制其输出状态,所以它不能被称为()触发器。PLD(可编程逻辑器件)属于()电路。在数字系统中,常用的表示机器数的方法有()。集成触发器有()3
- 单极性集成电路包括()数字系统中,能自行产生矩形波的电路是()。改变()值,不会改变555构成的多谐振荡器电路的振荡频率。下列触发器中,存在空翻现象的有()。下列触发器中,没有约束条件的是()。一个无符号10
- 在CMOS类门中,对未使用的输入端应()用集成计数器设计n进制计数器时,不宜采用()方法。分立元件门电路由()等元件组成。有直接控制问题的触发器包括()。A.接相应的逻辑电平B.与有用输入端并接C.悬空D.接电源#置
- 要选用()门电路。只考虑本位数而不考虑低位来的进位的器件称为()。如需要判断两个二进制数的大小或相等,可以使用()电路。在构成D/A转换器的电路中,不属于D/A转换器组成部分的是()。一个逻辑函数以最大项之
- 集成电路的外部特性包括电路的逻辑功能和电气特性,其中电气特性主包括()。逐次逼近型A/D转换器转换时间大约在()的范围内。TTL集成门电路的结构框图中不包含下列哪一项()。下列逻辑电路中,不是组合逻辑电路的
- 下列元件是单极性元件的有()。555集成定时器构成的单稳态触发器,其暂态时间tw=()。如要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用()位ADC双
- 构成门电路的基本元件是()组合电路设计的结果一般是要得到()。同步RS触发器的两个输入信号RS为00,要使它的输出从0变成1,它的RS应为()。用555定时器构成的施密特触发器,若电源电压为VCC,控制端不外接固定电压,
- 下列器件属于TTL集成门电路的是()TIL与非门输入短路电流IIS的参数规范值是()。以下可编程逻辑器件中,集成密度最高的是()。与倒T形电阻网络DAC相比,权电流网络D/A转换器的要优点是消除了()对转换精度的影响
- 三极管开关电路的可靠工作条件是()。CMOS系列产品中,其模值为()。在逐次渐近型A/D转换器的组成部分中()。基数R=16的数制为十六进制,十六进制有()等十六个数码。描述时序逻辑电路逻辑功能的方程组包括()
- 下列元件具有开关特性的是()。门电路输人端对地所接电阻R≥RON时.相当于此端()。组合电路设计的结果一般是要得到()。七段译码器74LS47的输入是4位(),输出是七段反码。555定时器不可以组成()。用555定时器
- TTL与非门电压传输特性曲线分为()维持阻塞型D触发器的状态由CP()时D的状态决定。用反馈复位法来改变由8位二进制加法计数器的模值,可以实现()模值范围的计数器。已知一个8位二进制D/A转换器的输出阶梯电压Vo=0
- 可以改善三极管的开关特性和提高开关速度的途径有()。基本置RS触发器的输入直接控制其输出状态,所以它不能被称为()触发器。设计模值为36的计数器至少需要()级触发器。数字电路的特点是()。普通型GAL器件采用