查看所有试题
- CMOS系列产品中,工作速度低于74系列TTL的是()系列。只考虑本位数而不考虑低位来的进位的加法称为()。PLD开发系统需要有()。74HC
74HCT
54HC
4000B#A.全加B.半加C.全减D.半减A.计算机B.编程器C.开发软件D.操作
- 数字电路中,当晶体管的饱和深度变浅时,其工作速度()。数字系统中,能自行产生矩形波的电路是()。组合逻辑电路分析步骤除了根据给定的逻辑图写出输出函数表达式还有()。单稳态触发器的工作过程可分为哪三个阶段
- 三极管开关电路中,影响开关速度的主要囚素是()。七段译码器74LS47的输入是4位(),输出是七段反码。若双积分A/D转换器第一次积分时间T1取20ms的整倍数,它便具有()的优点。边沿触发器具有共同的动作特点,即触发
- 格雷码的优点是()。低密度可编程逻辑器件(PLD)通常集成规模小于()门。如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于10mV,最少应选用()位ADC。若双积分A/D转换器第一次积分时间T1
- 为实现数据传输的总线结构,要选用()门电路。基数R=8的数制为八进制,下列数码属于八进制数的数码是()。A.或非B.OCC.三态D.与或非0#
5#
8#
9
- 两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是()。555集成定时器构成的施密特触发器,当电源电压为15V时,其回差电压⊿UT值为()。在各种显示器件中,()的功耗是最小的。下列触发器具有约
- 当发射结和集电结均正偏时,三极管工作在()状态。用原码输出的译码器实现多辅出逻辑函数,需要增加若于个()。改变()值,不会改变555构成的多谐振荡器电路的振荡频率。把数字量转换成为相应模拟量的过程称()。半
- 二极管与门的两输入信号AB=()时,输出为高电平。下面对或门的功能描述正确的是()。PLD中阵列交叉点上有()三种连接方式。A.00B.01C.10D.11A.有1出1,全0出0B.有0出0,全1出1C.有1出0、全0出1D.有0出1,全1出0#A.交
- 在TTL集成与非门中,多发射极晶体管T1的主要作用是()。组合逻辑电路的竞争-冒险是由于()引起的。A.倒相B.逻辑乘C.提高带负载能力D.提高抗干扰能力#A.电路不是最简B.电路有多个输出C.电路中存在延迟D.电路使用不同
- 多路数据选择器MUX的输入信号可以是()。下列逻辑电路中为时序逻辑电路的是()。脉冲整形电路没有()。描述触发器逻辑功能的方法有()。能实现模拟量到数字量转换的器件有()。A.数字信号B.模拟信号C.数模混合
- 在设计过程中,逻辑函数化简的目的是()。七段译码器74LS47的输入是4位(),输出是七段反码。PAL的结构是()。可以改善三极管的开关特性和提高开关速度的途径有()。在数字电路中,三极管工作在()。BCD码是用于表
- 下列门电路工作速度最快的一种是()。下列选项()属于卡诺图化圈的原则。TTL#
CMOS
NMOS
PMOS包围圈尽可能的大,个数尽可能的少#
包围圈所含小方格数为2n(n=1、2、…)#
允许重复圈1,但每个包围圈至少应有一个未被
- 要对—用户电路板上的3片在系统可编程芯片编程,你认为最好的方法是()。D/A转换器可比做()。直接比较型ADC是将输入的模拟信号直接与参考电压比较,进而转换为输出的数字量,属于直接比较型的有()。A.在专用编程器
- 如要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用()位ADC用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。石英晶体多谐振荡器的主要优点
- 数字系统中,常用()电路.将输入脉冲信号变为等幅等宽的脉冲信号。下面对与门的功能描述正确的是()。描述触发器逻辑功能的方法有()。脉冲单元电路主要有()。下列对可编程逻辑器件GAL描述正确的是()A.施密特
- 二极管或门的两输入信号AB=()时,输出为低电平。TTL门电路的开门电阻的典型值为()。利用2个74LSl38和1个非门,可以扩展得到1个()线译码器。门电路与RC元件构成的多谐振踌器电路中,随着电容C充电,放电,受控门的
- 二极管与门的两输入信号AB=()时,输出为高电平。半导体数码管的每个显示线段都是由()构成的。已知R、S是与门构成的基本RS触发器的输入端,则约束条件为()。维持—阻塞D触发器是()。在下列器件中,不属于时序逻
- 不属于A/D转换器电路组成部分的电路是()。滚动轴承的润滑要求是()。取样-保持电路
量化电路
编码电路
译码电路#A、涧滑脂合格#
B、油量适当#
C、不漏油#
D、温度不超限
E、噪声小
- 电源电压VDD为10V的CMOS集成模拟开关可按通幅度为()的信号。主从JK触发器Q的状态是在时钟脉冲CP()发生变化。与倒T形电阻网络DAC相比,权电流网络D/A转换器的要优点是消除了()对转换精度的影响。用555定时器构
- 若JK触发器的原状态为0,欲在CP作用后仍保持为0状态,则激励函数JK的值应是()。以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路。下列触发器中,有约束条件的是()。A.J=l,K=IB.J=0,K=0C.J=0,K=dD.J=
- 用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。按照计数器中各触发器状态更新的情况不同,可将计数器分为()。移位寄存器的工作方式主要有()。A/D转换器的转换误差包括()。对卡诺图化简逻辑函数的
- 硅开关二极管导通时的正向压降为()。七段译码器74LS47的输入是4位(),输出是七段反码。基本置RS触发器的输入直接控制其输出状态,所以它不能被称为()触发器。用8级触发器可以记忆()种不同的状态。在下列器件中
- 在函数F=AB+CD的真值表中,F=1的状态共有()个。不属于CMOS逻辑电路优点的提法是()。要使JK触发器的输出Q从1变成0,它的输入信号JK应为();主从JK触发器Q的状态是在时钟脉冲CP()发生变化。集成D/A转换器不可以
- 2005个1连续异或的结果是()。多路数据选择器MUX的输入信号可以是()。TTL与非门构成的单稳态电路中,其定时元件R应满足()条件。已知R、S是与门构成的基本RS触发器的输入端,则约束条件为()。5级最大长度移存型
- 格雷码的优点是()。用三态门可以实现“总线”连接,但其“使能”控制端应为()。TTL集成单稳态电路的暂稳态时间tw为()。对数字信号描述正确的有()。施密特触发器可用于()代码短
记忆方便
两组相邻代码之间只有一
- 两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是()。能实现从多个输入端中选出一路作为输出的电路称为()。集电极开路门的英文缩写为OC门,工作时必须外加()。在下列功能表示方法中,不适
- 用不同数制的数字来表示2005,位数最少的是()。为了检测周期性复现的脉冲列中是否丢失脉冲或停止输出脉冲,可用()电路。设计模值为36的计数器至少需要()级触发器。以下四种转换器,()是A/D转换器且转换速度最高
- 最常用的BCD码是()。组合逻辑电路的竞争-冒险是由于()引起的。ispLSI器件中的GLB是指()。下列表达式符合或运算的运算规律是()。利用单稳态触发器在触发信号作用下由稳态进入暂稳态,暂稳态维持一定时间后自动
- 处理()的电子电路是数字电路。多谐振荡器可以产生()。将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为()。构成门电路的基本元件是()下列逻辑电路中为时序逻辑电路的是()。集成单
- 可以改善三极管的开关特性和提高开关速度的途径有()。既克服了空翻现象,又无一次变化问题的常用集成触发器有()。A.设计合理的外电路(抗饱和电路)B.加大UBEC.选择开关时间较小的管子D.减小UBE#A.主从RS触发器B.
- 征用下列土地,须报经国务院批准()2005个1连续异或的结果是()。在()端加可变电压,可使555多谐振蔼器输出调频波。欲把一脉冲信号延迟8个TCP后愉出,宜采用()电路。常用的D/A转换电路是()。单稳态触发器是脉
- 多路数据选择器MUX的输入信号可以是()。集电极开路门的英文缩写为OC门,工作时必须外加()。下列器件属于移位寄存器的是()A.数字信号B.模拟信号C.数模混合信号D.数字和模拟信号#A.电源B.负载C.驱动电路D.下拉电
- 某逻辑电路由一个功能块电路组成.整体电路的逻辑功能与这个功能块原来的逻辑功能()。用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。用555定时器构成的施密特触发器,若电源电压为VCC,控制端不外接固
- 每经十个CP脉冲状态循环一次的计数电路,知其有效状态中的最大数为1100,则欠妥的描述是()。用8级触发器可以记忆()种不同的状态。在8位D/A转换器中,其分辨率是()。一个触发器可记录一位二进制代码,它有()个稳