查看所有试题
- 不属于A/D转换器电路组成部分的电路是()。N个触发器可以构成能寄存()位二进制数码的寄存器。在数字电路中,三极管工作在()。多谐振荡器不可产生()。能实现数字量到模拟量转换的器件有()。取样-保持电路
量
- 如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于10mV,最少应选用()位ADC。PLD的基本结构组成有()。关于JK触发器正确的表述是()边沿触发器具有共同的动作特点,即触发器的次态仅取决于C
- 格雷码的优点是()。异步计数器设计时,比同步计数器设计多增加的设计步骤是()。10位二进制D/A转换器的分辨率是()。边沿结构的集成触发器包括().在下列功能表示方法中,不适合用于表示时序逻辑电路功能的是(
- 一位十六进制数可以用()位二进制数来表示。触发器是存储电路的基本元件,根据触发器时钟端的连接方式,把时序逻辑电路分为()。一个完整的PLD设计流程有哪几个步骤和两种验证过程。()普通型GAL器件采用()结构。
- 数字系统中,降低尖峰电流影响,所采取的措施是()。某电视机水平—垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要()个触发器。可编程(与、或阵列皆可编程)的可编程逻辑器
- CMOS系列产品中,工作速度低于74系列TTL的是()系列。计数器的种类繁多,按编码可分为()。下列器件属于移位寄存器的是()下列属于时序逻辑电路的是()。在逻辑代数中,下列推断错误的是()。74HC
74HCT
54HC
4000
- 不属于CMOS逻辑电路优点的提法是()。在A/D转换器电路中,若输入信号的最大频率为10kHz,则取样脉冲的频率至少应大于()kHz。以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路。同步计数器的分析步骤
- 三极管开关电路中,影响开关速度的主要囚素是()。根据逻辑功能的不同,触发器可分为RS触发器、()。以下关于双拍和单拍接收寄存器的说法错误的是()。逐次逼近型A/D转换器由()和时钟信号等几部分组成。ISP-PLD器
- TTL与非门阀值电压UT的典型值是()。能实现从多个输入端中选出一路作为输出的电路称为()。分立元件门电路由()等元件组成。集成电路的外部特性包括电路的逻辑功能和电气特性,其中电气特性主包括()。下列对组合
- TIL与非门输入短路电流IIS的参数规范值是()。TTL与非门高电平输入电流IIH的参数规范值是()。某逻辑电路由一个功能块电路组成.整体电路的逻辑功能与这个功能块原来的逻辑功能()。只考虑本位数而不考虑低位来的
- 征用下列土地,须报经国务院批准()二极管或门的两输入信号AB=()时,输出为低电平。组合电路设计的结果一般是要得到()。每经十个CP脉冲状态循环一次的计数电路,知其有效状态中的最大数为1100,则欠妥的描述是()
- 两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是()。555集成定时器构成的施密特触发器,当电源电压为15V时,其回差电压⊿UT值为()。在各种显示器件中,()的功耗是最小的。下列触发器具有约
- 多路数据选择器MUX的输入信号可以是()。下列逻辑电路中为时序逻辑电路的是()。脉冲整形电路没有()。描述触发器逻辑功能的方法有()。能实现模拟量到数字量转换的器件有()。A.数字信号B.模拟信号C.数模混合
- 数字系统中,常用()电路.将输入脉冲信号变为等幅等宽的脉冲信号。下面对与门的功能描述正确的是()。描述触发器逻辑功能的方法有()。脉冲单元电路主要有()。下列对可编程逻辑器件GAL描述正确的是()A.施密特
- 用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。按照计数器中各触发器状态更新的情况不同,可将计数器分为()。移位寄存器的工作方式主要有()。A/D转换器的转换误差包括()。对卡诺图化简逻辑函数的
- 某逻辑电路由一个功能块电路组成.整体电路的逻辑功能与这个功能块原来的逻辑功能()。用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。用555定时器构成的施密特触发器,若电源电压为VCC,控制端不外接固